Zynq Ultrascale+ Promwad

Zynq UltraScale+

Решения на базе Xilinx Zynq UltraScale+ MPSoC

В Promwad, мы специализируемся на разработке аппаратного обеспечения на базе SoC с превосходными возможностями интеграции для обеспечения высочайшей производительности и эффективности.

Партнерство с ведущими производителями чипов по всему миру дает нам доступ к лучшим решениям на рынке систем на кристалле (SoC), таким как Xilinx Zynq UltraScale+.

Zynq Ultrascale+

Семейство Zynq UltraScale+ разработано на базе архитектуры Xilinx UltraScale MPSoC. В состав этого семейства продуктов входит многофункциональная 64-битная четырехъядерная или двухъядерная архитектура Arm Cortex-A53, двухъядерная система обработки (PS) на базе Arm Cortex-R5 и программируемая логика (PL) Xilinx UltraScale. Кроме того, устройство оснащено встроенной памятью, многопортовыми внешними интерфейсами памяти, а также богатым набором интерфейсов подключения периферийных устройств.

Целевые рынки: системы наблюдения, компьютерное зрение, беспроводная связь 5G, дополненная реальность (AR), передовые системы помощи водителю (ADAS), промышленный IoT.

xilinx zynq ultrascale+ architecture promwad

Наша экспертиза

Разработка аппаратного обеспечения с ZynqUS+

Разработка драйверов и настройка Linux

Заказная разработка IP-ядер для ZynqUS+, использование высокоскоростных интерфейсов

Построение аппаратного обеспечения при помощи модулей ZynqUS+

Наши проекты

zynqus+ networking 1G rpu cortex-r5 udp

Zynq US+ 1G ethernet

Внедрение протокола UDP с аппаратным гигабитным ethernet-контроллером (Gigabit ethernet controller - GEM). Данные передаются из подсистем PL и PS.

  • Аппаратный UDP offloader
  • Потоковый интерфейс AXI4 (AXI4-Stream)
  • Драйвер управления для RPU
  • Маршрутизация пакетов между PL и PS с использованием IP-порта

Zynq US+ 10G ethernet

Разработка аппаратного обеспечения протокола UDP и 10G MAC.

  • Аппаратный 10G UDP offloader
  • Потоковые интерфейсы AXI4 (AXI4-Stream)
zynqus+ networking 10G udp
zynqus+ jesd204b linux adc dac ddr4

Передача данных JESD204b в Linux

Разработка для высокоскоростных ADC и DAC захвата и потоковой передачи данных из/в память PS DDR4. Подсистема работает под управлением приложений Linux.

10G TCP/IP с использованием Linux

Проект решает проблему надежной передачи данных от PL к серверу. Данные передаются непосредственно из PS DDR4 по протоколу TCP/IP. Достигаемая пропускная способность составляет 3,5 Гбит/с через интерфейс 10 Гбит/с.

zynqus+ linux 10G tcp ip ddr4

Почему Xilinx Zynq Ultrascale+

производительность zynq ultrascale+ promwad

Производительность

Xilinx ZUS+ превосходит Xilinx 700 до 5 раз по производительности и обеспечивает лучшую производительность на ватт на рынке благодаря неоднородному распределению рабочих нагрузок и пропускной способности памяти.

эффективность zynq ultrascale+ promwad

Эффективность

Xilinx предоставляет привычную среду для разработчиков C/C++, поддержку ОС и быструю реализацию по эталонному проектированию, что упрощает разработку программного и аппаратного обеспечения.

Оптимизация zynq ultrascale promwad

Оптимизация

Xilinx ZUS+ имеет инновационную архитектуру ARM + FPGA, расширенную ОС, прикладное ПО, стеки, ускорители и IP экосистему. Решение имеет несколько уровней аппаратной и программной безопасности.

Processing System (PS)

Arm Cortex-A53 Based Application Processing Unit (APU)

  • Quad-core or dual-core

  • CPU frequency: Up to 1.5GHz

  • Extendable cache coherency

  • Armv8-A Architecture

    • 64-bit or 32-bit operating modes

    • TrustZone security

    • A64 instruction set in 64-bit mode, A32/T32 instruction set in 32-bit mode

  • NEON Advanced SIMD media-processing engine
  • Single/double precision Floating Point Unit (FPU)

  • CoreSightTM and Embedded Trace Macrocell (ETM)

  • Accelerator Coherency Port (ACP)

  • AXI Coherency Extension (ACE)

  • Power island gating for each processor core

  • Timer and Interrupts

    • Arm Generic timers support
    • Two system level triple-timer counters o One watchdog timer
    • One global system timer
  • Caches
    • 32KB Level 1, 2-way set-associative instruction cache with parity (independent for each CPU)
    • 32KB Level 1, 4-way set-associative data cache with ECC (independent for each CPU)
    • 1MB 16-way set-associative Level 2 cache with ECC (shared between the CPUs)

Dual-core Arm Cortex-R5 Based Real-Time Processing Unit (RPU)

  • CPU frequency: Up to 600MHz
  • Armv7-R Architecture
    • A32/T32 instruction set
  • Single/double precision Floating Point Unit (FPU)
  • CoreSightTM and Embedded Trace Macrocell (ETM)
  • Lock-step or independent operation
  • Timer and Interrupts:
    • One watchdog timer
    • Two triple-timer counters
  • Caches and Tightly Coupled Memories (TCMs)
    • 32KB Level 1, 4-way set-associative instruction and data cache with ECC (independent for each CPU)
    • 128KB TCM with ECC (independent for each CPU) that can be combined to become 256KB in lockstep mode

On-Chip Memory

  • 256KB on-chip RAM (OCM) in PS with ECC

  • Up to 36Mb on-chip RAM (UltraRAM) with ECC in PL

  • Up to 35Mb on-chip RAM (block RAM) with ECC in PL

  • Up to 11Mb on-chip RAM (distributed RAM) in PL

Arm Mali-400 Based GPU

  • Supports OpenGL ES 1.1 and 2.0

  • Supports OpenVG 1.1

  • GPU frequency: Up to 667MHz

  • Single Geometry Processor, Two Pixel Processors

  • Pixel Fill Rate: 2 Mpixels/sec/MHz

  • Triangle Rate: 0.11 Mtriangles/sec/MHz

  • 64KB L2 Cache

  • Power island gating

Platform Management Unit

  • Power gates PS peripherals, power islands, and power domains

  • Clock gates PS peripheral user firmware option

 

External Memory Interfaces

  • Multi-protocol dynamic memory controller
  • 32-bit or 64-bit interfaces to DDR4, DDR3, DDR3L, or LPDDR3 memories, and 32-bit interface to LPDDR4 memory
  • ECC support in 64-bit and 32-bit modes
  • Up to 32GB of address space using single or dual rank of 8-, 16-, or 32-bit-wide memories
  • Static memory interfaces
    • eMMC4.51 Managed NAND flash support o ONFI3.1 NAND flash with 24-bit ECC
    • 1-bit SPI, 2-bit SPI, 4-bit SPI (Quad-SPI), or two Quad-SPI (8-bit) serial NOR flash

8-Channel DMA Controller

  • Two DMA controllers of 8-channels each

  • Memory-to-memory, memory-to-peripheral, peripheral-to-memory, and scatter-gather transaction support

Serial Transceivers

  • Four dedicated PS-GTR receivers and transmitters supports up to 6.0Gb/s data rates
    • Supports SGMII tri-speed Ethernet, PCI Express® Gen2, Serial-ATA (SATA), USB3.0, and DisplayPort

Dedicated I/O Peripherals and Interfaces

  • PCI Express — Compliant with PCIe® 2.1 base specification
    • Root complex and End Point configurations
    • x1, x2, and x4 at Gen1 or Gen2 rates
  • SATA Host
    • 1.5, 3.0, and 6.0Gb/s data rates as defined by SATA Specification, revision 3.1
    • Supports up to two channels
  • DisplayPort Controller
    • Up to 5.4Gb/s rate
    • Up to two TX lanes (no RX support)
  • Four 10/100/1000 tri-speed Ethernet MAC peripherals with IEEE Std 802.3 and IEEE Std 1588 revision 2.0 support
    • Scatter-gather DMA capability
    • Recognition of IEEE Std 1588 rev.2 PTP frames o GMII, RGMII, and SGMII interfaces
    • Jumbo frames
  • Two USB 3.0/2.0 Device, Host, or OTG peripherals, each supporting up to 12 endpoints
    • USB 3.0/2.0 compliant device IP core
    • Super-speed, high- speed, full-speed, and low-speed modes
    • Intel XHCI- compliant USB host
  • Two full CAN 2.0B-compliant CAN bus interfaces o CAN 2.0-A and CAN 2.0-B and ISO 118981-1 standard compliant
  • Two SD/SDIO 2.0/eMMC4.51 compliant controllers
  • Two full-duplex SPI ports with three peripheral chip selects
  • Two high-speed UARTs (up to 1Mb/s)
  • Two master and slave I2C interfaces
  • Up to 78 flexible multiplexed I/O (MIO) (up to three banks of 26 I/Os) for peripheral pin assignment
  • Up to 96 EMIOs (up to three banks of 32 I/Os) connected to the PL

Interconnect

  • High-bandwidth connectivity within PS and between PS and PL

  • Arm AMBA® AXI4-based

  • QoS support for latency and bandwidth control

  • Cache Coherent Interconnect (CCI)

System Memory Management

  • System Memory Management Unit (SMMU)

  • Xilinx Memory Protection Unit (XMPU)

Configuration and Security Unit

  • Boots PS and configures PL
  • Supports secure and non-secure boot modes

System Monitor in PS

  • On-chip voltage and temperature sensing

 

Programmable Logic (PL)

Configurable Logic Blocks (CLB)

  • Look-up tables (LUT)

  • Flip-flops

  • Cascadable adders

36Kb Block RAM

  • True dual-port

  • Up to 72 bits wide

  • Configurable as dual 18Kb

UltraRAM

  • 288Kb dual-port

  • 72 bits wide

  • Error checking and correction

DSP Blocks

  • 27 x 18 signed multiply

  • 48-bit adder/accumulator

  • 27-bit pre-adder

Programmable I/O Blocks

  • Supports LVCMOS, LVDS, and SSTL

  • 1.0V to 3.3V I/O

  • Programmable I/O delay and SerDes

JTAG Boundary-Scan

  • IEEE Std 1149.1 Compatible Test Interface

PCI Express

  • Supports Root complex and End Point configurations
  • Supports up to Gen3 speeds
  • Up to five integrated blocks in select devices

100G Ethernet MAC/PCS

  • IEEE Std 802.3 compliant
  • CAUI-10 (10x 10.3125Gb/s) or CAUI-4 (4x 25.78125Gb/s)
  • RSFEC (IEEE Std 802.3bj) in CAUI-4 configuration
  • Up to four integrated blocks in select devices

Interlaken

  • Interlaken spec 1.2 compliant
  • 64/67 encoding
  • 12 x 12.5Gb/s or 6 x 25Gb/s
  • Up to four integrated blocks in select devices

Video Encoder/Decoder (VCU)

  • Available in EV devices
  • Accessible from either PS or PL
  • Simultaneous encode and decode
  • H.264 and H.265 support

System Monitor in PL

  • On-chip voltage and temperature sensing

  • 10-bit 200KSPS ADC with up to 17 external inputs

Zynq UltraScale+ MPSoCs

 

Семейство CG

Семейство EG

Семейство EV

APU

2-ядерный Arm Cortex-A53

4-ядерный Arm Cortex-A53

4-ядерный Arm Cortex-A53

RPU

2-ядерный Arm Cortex-R5

2-ядерный Arm Cortex-R5

2-ядерный Arm Cortex-R5

GPU

Mali-400MP2

Mali-400MP2

VCU

H.264/H.265

 

More information

The Zynq UltraScale+ MPSoCs are able to serve a wide range of applications including:

  • Automotive: Driver assistance, driver information, and infotainment
  • Wireless Communications: Support for multiple spectral bands and smart antennas
  • Wired Communications: Multiple wired communications standards and context-aware network services
  • Data Centers: Software Defined Networks (SDN), data pre-processing, and analytics
  • Smarter Vision: Evolving video-processing algorithms, object detection, and analytics
  • Connected Control/M2M: Flexible/adaptable manufacturing, factory throughput, quality, and safety

The UltraScale MPSoC architecture provides processor scalability from 32 to 64 bits with support for virtualization, the combination of soft and hard engines for real-time control, graphics/video processing, waveform and packet processing, next-generation interconnect and memory, advanced power management, and technology enhancements that deliver multi-level security, safety, and reliability. Xilinx offers a large number of soft IP for the Zynq UltraScale+ MPSoC family. Stand-alone and Linux device drivers are available for the peripherals in the PS and the PL. Xilinx’s Vivado® Design Suite, SDKTM, and PetaLinux development environments enable rapid product development for software, hardware, and systems engineers. The Arm-based PS also brings a broad range of third-party tools and IP providers in combination with Xilinx's existing PL ecosystem.

The Zynq UltraScale+ MPSoC family delivers unprecedented processing, I/O, and memory bandwidth in the form of an optimized mix of heterogeneous processing engines embedded in a next-generation, high-performance, on-chip interconnect with appropriate on-chip memory subsystems. The heterogeneous processing and programmable engines, which are optimized for different application tasks, enable the Zynq UltraScale+ MPSoCs to deliver the extensive performance and efficiency required to address next-generation smarter systems while retaining backwards compatibility with the original Zynq-7000 All Programmable SoC family. The UltraScale MPSoC architecture also incorporates multiple levels of security, increased safety, and advanced power management, which are critical requirements of next-generation smarter systems. Xilinx’s embedded UltraFastTM design methodology fully exploits the ASIC-class capabilities afforded by the UltraScale MPSoC architecture while supporting rapid system development.

The inclusion of an application processor enables high-level operating system support, e.g., Linux. Other standard operating systems used with the Cortex-A53 processor are also available for the Zynq UltraScale+ MPSoC family. The PS and the PL are on separate power domains, enabling users to power down the PL for power management if required. The processors in the PS always boot first, allowing a software centric approach for PL configuration. PL configuration is managed by software running on the CPU, so it boots similar to an ASSP.

 

 

Наша карта технологий в ПЛИС

Программные платформы

Xilinx Deep Neural Network (xDNN), Xilinx Alveo, Intel OpenVINO Toolkit, TensorFlow, Keras, Caffe

Аппаратное обеспечение

Высокоскоростные интерфейсы, DDR4, JESD204b, SI, PI, термомоделирование, обработка видео

Специализированное ПО

Xilinx Vitis AI, Xilinx Vivado Design Suite, Intel Quartus Prime, SDAccel, SDSoC, HDL Coder

Языки

C++, Python, VHDL

Инструменты

Matlab/Simulink, Verilog, HLS, DSP, AI-тулбоксы

Платформы

Zynq, Zynq US+, RF SoC, Xilinx Versal, FPGA

Сетевое ПО

DPDK, UDP 10G, TCP 10G, TAPs, L1/L2 IP ядра

Трансиверы

AD9361, AD9371, ADRV9009, радары, Promwad AFE, антены

Связь

PCI-e, 1G, 10G, 25G/40G, 100G

Портфолио в сфере FPGA-дизайна

Спутниковый SDR-модем Мы разработали программно-аппаратную платформу спутникового модема в форм-факторе 1U, разделив его на две платы: цифровую и аналоговую.
DSP + FPGA модуль для систем связи Мы спроектировали программно-аппаратную платформу для беспроводных систем связи с поддержкой 17 протоколов и стандартов

MPEG2/4 встроенное ПОМы доработали встроенное программное обеспечение для многоканального транскодирования транспортных потоков MPEG2-TS в потоки формата H264

Нужно реализовать проект на базе Xilinx Zynq UltraScale+?

Расскажите о своей задаче. Мы ответим вам сегодня или на следующий рабочий день.